Repository Universitas Andalas

SIMULASI TAPIS DIGITAL KOMPONEN-DC ARUS HUBUNG SINGKAT MENGGUNKAN JARINGAN SYARAF TIRUAN

AFRIANTO, DEDI (2008) SIMULASI TAPIS DIGITAL KOMPONEN-DC ARUS HUBUNG SINGKAT MENGGUNKAN JARINGAN SYARAF TIRUAN. Other thesis, Fakultas Teknik.

[img]
Preview
PDF (SIMULASI TAPIS DIGITAL KOMPONEN-DC ARUS HUBUNG SINGKAT MENGGUNKAN JARINGAN SYARAF TIRUAN) - Supplemental Material
Available under License Creative Commons Public Domain Dedication.

Download (424Kb) | Preview

Abstract

Arus hubung singkat yang mengalir pada soluran sistem tenapia, tidak murni hanya arus gangguan saja tetapi membawa komponen-DC,.frekuensi transien subsistem, kuantitas osilasi.frekuensi tinggi dan lain-lain. Komponen-DC menyebabkan nilai rms arus hubung singkat meniadi besar dalam waktu yang singkat sehingga malfungsi relai kemungkinan besar terjadi. Oleh karena itu komponen ini harus dihilangkan. Salah satu cara penghilangannya adalah menggunakan tapis. Tugas akhir ini membahas bagaimana implemenlasi jaringan Syaraf Tiruan(JST) sebagai tapis komponen-DC arus hubung singkat- Intplementasi JST sebagai tapis disimulasikon menggunakan perangkat lunak MATLAB6.5. Tapis dimodelkan berasitekur Multilayer Feedforward dengan algoritma pelatihan Backpropagation. Parameter keberhasilannya adalah hesar galat amplitudo sinyal keluaran tapis terhadap amplitudo sinyal target dengan variosi jarak lokasi gangguan serta variesi sudut fase gangguan. Hasil simulasi tapis komponen-DC berbasis JST mampu mengestimasi arus hubung singkat keadaan tunak dengan galat rata-rata I0,1244 %.

Item Type: Thesis (Other)
Subjects: T Technology > TK Electrical engineering. Electronics Nuclear engineering
Unit atau Lembaga: Fakultas Teknik > Teknik Elektro
Depositing User: KREATIF zulka hendri
Date Deposited: 15 Mar 2011 13:49
Last Modified: 04 Oct 2011 07:57
URI: http://repository.unand.ac.id/id/eprint/8158

Actions (login required)

View Item View Item